|
成也蕭何, 敗也蕭何
在SOC production test的世界中, 設備使用的"彈性"也是降低持有成本的必要條件,
) r2 D7 Z% d# e( M% M% ^9 R愛德萬自原先專注的記憶體測試市場欲跨入SOC測試, 利用其Handler最大並列同測能
}$ @) Y2 V* J2 L9 ~! e N" v: O力(每次16個元件, 一般Memory Handler每次可測256個元件) 來提高效率並降低成本,
; X5 L* I- ^& R9 Y- V( ?: P乍聽之下似乎超越現在的系統 (一般每次可測4個元件) 但是
3 i$ N& K2 j5 X* r' o9 g1. 愛德萬的Handler並無法與其他廠牌測試機連接運作 (愛德萬不提供連線電氣規格), 設備投資彈性不足.8 K3 Q3 ~( e% S4 V. v7 r* I0 K
2. 愛德萬的Tester無法與其他廠牌Handler連接運作, 萬一產品封裝格式M4841不支援, 生意也別想接了.$ B6 J: n+ @: h0 z$ q" W- v2 ~
3. 大型SOC使用高腳數大尺寸IC封裝, Tester I/O數量頂多支援同時測試2~4個元件, Handler再強也無用武之地.1 R: ]" o7 h6 }5 t \! r
& }# L" B- B8 N9 f1 ^& H- y+ d換言之, 中型腳數(<=200pin) 之消費型IC, 應該是最能發揮該系統每次可測16個元件高效率的目標市場,
7 k' i3 D' n% V0 S但是per pin 500Mbps or 800Mbps的高貴I/O又超出該市場所需, 開發低價200Mbps的I/O模組及6 L1 P, Q( a/ }. `' e
高速3.6Gbps高速序列介面模組(for few LVDS/PCIe/SATA2/HDMI pins)才是符合市場發展的策略.
' [" X$ b; Z: ?7 Y! C$ J% S, p: X) ^; F7 L- ^4 O
另外該宣傳稿未見SOC測試常見支援Video AD/DA測試之14bit HF-AWG及Digitizer. Audio band的AWG! {8 i- t2 [2 p2 Z' x6 z" z
及Digitizer也不知resolution(18 or 24bit?)及noise floor (or SNR). 此外, 元件power supply channel數6 v+ L6 p7 R1 S4 p" K
也是重點, 一般SOC的pad power與core power電壓不同, 再把analog power分離, 一個元件就需要至少: W* ]7 x3 {: o, O1 G+ |
3個分離電源, 測試機至少要能提供48~64個可程式分離電源, 才能達到宣傳的"一次可測16個元件".: G" [9 [6 v+ V
- ], Q& A; q5 d( ?+ d2 o0 W
愛德萬T2000被Intel大量採用, 想必有過人之處, 但是台灣測試產業面對多變的環境及各種客戶, # y9 m* t! ]% ]
彈性與效率是同等重要, 既然名為Open, 真的多open一些連接規格反而比較容易活. |
評分
-
查看全部評分
|