|
我沒有做過FR-4傳輸線的模擬
/ m& B9 @- b$ Y- H# I1 o1 d不過,我們有做過SATA,它是一種高速傳輸的方式,也許可以給你一些參考7 ]# v1 m" c6 X1 K y* ` F1 ~
U# n! [1 { h5 y首先,有關於傳輸線model的取得+ t; }$ I# t; S) M5 D/ |9 x* @
當初我們是請工研院幫忙將傳輸線藉由工研院的儀器來萃取R,L,C model4 _+ \! S" ]% q
因為每一家廠商的傳輸線的model均不相同,而且,SATA是一種高速傳輸的方式,其R,L,C model會影響其performance,那時只知道工研院有儀器可解出傳輸線的R,L,C model* Y3 V2 }' ~1 h( O1 Z9 ?' E/ X9 z- h
而FR-4板子的傳輸線算是很常用的傳輸線,也許一般的廠商也會提供FR-4板子傳輸線的R,L,C model# ]- t E# H4 `% M" n, S' H# O" c
就我所知道,傳輸線的model均是由R,L,C三個參數所構成的,所以,在作SPICE模擬時,只要加入適當的參數即可
% F9 b' \+ I1 K5 z; i. Q
) j. J0 A* _3 G8 ?再來,傳送和接受是兩種不同的方式,一般均稱為TX和RX
- C$ p, L( S- j: A7 |% w在TX部份,核心部份是PLL,然後才是編碼與pre-amplifier和driver,我不確定你們需不需要用到pre-emplasis,因為這個功能是為了防止信號在傳輸線衰減而作的,在高速傳輸中一定要加,但你只有2MHz,實在不知道傳輸線衰減會有多嚴重- i( ` ?2 I$ t: R1 |. _$ ]4 S
在RX部份,核心部份是CDR(Clock Data Recovery),然後是sample & hold, synchornizer和解碼電路,其中CDR電路是最難做的部份,因為它的performance會直影響到取樣出來的data是否準確,再者,現行的CDR架構可分oversampling和tracking兩種以及利用DSP來實現的CDR,每一種均需相當精深的電路技巧
0 d, G6 q" y& u: R
+ `1 v% }7 ]7 T: K3 ?* Q+ s- x最後,TX和RX端的電路是一個非常龐大的系統,當初我們共有五個人來設計整個TX和RX相關的電路,大概花了快半年的時間才完成初步架構
7 F/ \+ I& M8 D% c8 P6 y這並不是個很簡單的電路+ h: E0 i5 L% s- |- ~ B0 f5 C! r
除非你己經有現成的TX與RX的相關電路或者IP* I* T% }5 l+ P2 \% t) t S
若要自己開發,那會是一件很艱難的工作 |
評分
-
查看全部評分
|