Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6489|回復: 4
打印 上一主題 下一主題

[問題求助] 有沒有人設計過DPWM?!

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-8-26 21:44:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
因為研究過PWM後!
目前小弟想著手設計一個8bit電壓控制DPWM。

1.delay line設計上需注意那些問題?
2.多工器設計上需注意那些問題?
3.dead time的作用?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-8-28 12:17:52 | 只看該作者
我是做類比pwm控制ic的,你的第三個問題我幫你回答看看

3 .dead time 是使用在pwm裡,用來防止你的dc - dc converter 上的開關同時導通
   如你的『q1』on 那你的『q2』就要off,這就要使用到dead time。且你所設計dead time時間長短
   ,跟你的效率有很大差異喔。

如有錯誤,很抱歉。

你可以到『ieee 』上找,有很多相關論文可看。

評分

參與人數 1Chipcoin +3 收起 理由
sjhor + 3 感謝你的經驗分享!!

查看全部評分

3#
發表於 2007-9-5 23:20:29 | 只看該作者
我沒有作過DPWM,但我大略回答一下你的問題

基本上delay line並不太複雜,但,它的時間要夠長,因為PWM的操作頻率並不高,假若是1MHz的操作頻率的話,那它一個週期為1usec,而一般的delay line均在nsec級的單位,而1n sec和1u sec共相差1000倍,所以,要能夠造出足夠長的delay line就變成是問題所在

多工器並不需要太特別,一般的即可

dead time己有大大介紹了,在此只補充一些
在IEEE中,有為數不少人發表要如何將dead time作成可"自動"調整的架構
原因無它,因為dead time會直接影響DC-DC的效率,而要評定DC-DC的performance最直觀的方式就是看效率,所以才會有不少人針對這點而發表不少改進方式
如果dead time過短,會造成PMOS和NMOS同時導通的危險情況,極有可能會造成瞬間電流過大而燒毀Power MOSFET的問題
如果dead time過長,容易造成不必要的效率損耗,且會使output電壓的反應時間過長而造成較大的output ripple
再者,如果Power MOSFET是外接的話,還要考慮不同廠商的Power MOSFET有不同的寄生效率,也會使其dead time有著不同的影響,所以,如何決定dead time就變成是一個很麻煩的課題

評分

參與人數 1 +3 收起 理由
mt7344 + 3 Good answer!

查看全部評分

4#
發表於 2007-9-21 11:00:21 | 只看該作者
我曾經做過DPWM,因為你提出的問題,和你使用的架構有關,且DPWM實現的架構有許多種,
你可能要先提出你的架構才有辦法回你的問題.
5#
發表於 2007-10-12 12:20:35 | 只看該作者
DPWM架構中,delay line又可分為2種,
一種是N bit就需要2^N個delay cell,且多工器為2^N:1,
另外一種是segment delay line (目前比較常用)

其實 DPWM架構有好幾種,
為什麼你要選擇delay line架構呢??
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 08:09 AM , Processed in 0.157009 second(s), 22 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表